THIẾT KẾ PID TỐC ĐỘ CAO PIPELINE ĐA TẦNG KIỂM SOÁT TỐC ĐỘ ĐỘNG CƠ DC TRÊN FPGA
DOI: 10.15625/vap.2017.000106
Abstract
Bài báo này trình bày kiến trúc VLSI của PID (Proportional-Integral-Derivative) tốc độ cao pipeline đa tầng để điều khiển tốc độ động cơ DC theo thời gian thực trên FPGA. Nhóm tác giả thiết kế PID theo hướng thiết kế số, với dữ liệu đầu vào 16 bit bao gồm giá trị các hệ số Kp, Ki, Kd và giá trị ngõ vào, kết hợp mạch nhân nhanh Booth multiplier, bộ cộng Carry Look Ahead và xử lý pipelined, cho kết quả ngõ ra 32 bit (có dấu). Thiết kế PID này được đánh giá bằng việc tổng hợp trên FPGA Cyclone II với tần số 148 MHz và xây dựng mô hình kiểm soát ổn định vận tốc quay động cơ DC trên kit FPGA đáp ứng thời gian thực đạt tần số 128MHz.
Keywords
PID, Booth multiplier, CLA, Pipelined
Full Text:
PDF (Tiếng Việt)Copyright (c) 2019 PROCEEDING of Publishing House for Science and Technology
PROCEEDING
PUBLISHING HOUSE FOR SCIENCE AND TECHNOLOGY
Website: http://vap.ac.vn
Contact: nxb@vap.ac.vn